MIPS转向RISC-V 具有一流的性能和可扩展性

来源:数字华夏 | 2022-11-07 20:59:11 |

高度可扩展RISC处理器IP的领先开发商MIPS宣布进入RISC-V市场,预览其eVocore™产品系列中的首批产品。新的eVocore P8700和I8500多处理器IP核是首款基于RISC-V开放指令集架构(ISA)标准的MIPS产品。

eVocore 产品旨在扩大 MIPS 在网络、数据中心和汽车等高性能实时计算应用领域的领导地位。根据Semico Research的数据,2020年至2027年间,配备RISC-V CPU内核的SoC的复合年增长率为73.6%,预计在此期间,汽车细分市场的复合年增长率将达到69.9%*。


(资料图)

“我们将看到RISC-V在汽车等领域的持续采用,因为公司看到了开放式软件开发环境可以提供的差异化可能性,”Semico Research首席ASIC和SoC分析师Rich Wawrzyniak表示。凭借MIPS提供RISC架构和内核的悠久历史,以及其在汽车、网络和其他高性能应用中的强大足迹,该公司转向RISC-V对其下一阶段的增长具有意义。

“随着向RISC-V的过渡,MIPS的目标是处理器市场的高性能部分,”MIPS首席执行官Desi Banatao表示。“通过利用我们在实时功能、硬件虚拟化、功能安全和安保技术方面的差异化优势,我们可以为汽车、边缘计算、网络和交换以及大规模计算系统提供引人注目的产品。

“我们很高兴MIPS作为RISC CPU架构的先驱之一,正在将注意力转向RISC-V,”RISC-V International首席执行官Calista Redmond说。“MIPS长期以来一直用于高端计算,RISC-V开始在这一领域获得显着的牵引力。MIPS为RISC-V社区带来了CPU创新和新的RISC-V兼容CPU的传统,旨在实现灵活性和可扩展性。

eVocore IP:专为高性能异构计算

而设计新的高度可扩展和可配置的RISC-V兼容eVocore IP内核旨在提供领先的性能和高水平的可扩展性,使客户能够以独特的组合混合多线程、多核CPU的连贯集群,以满足其确切的功耗和性能要求。这些内核旨在为异构计算提供灵活的基础,支持 eVocore 处理器和其他加速器的组合,并具有 Coherence Manager 来维护所有内核、主内存和 I/O 设备之间的二级缓存和系统级一致性。

由于RISC-V ISA能够以用户定义指令(UDI)的形式添加自定义功能,因此MIPS可以提供许多高端应用所需的经过验证的强大功能,同时还与现成的RISC-V开发工具和软件库完全兼容。

两个新的 eVocore IP 核都支持特权硬件虚拟化、用户定义的自定义扩展、多线程、混合调试和功能安全。这些特性和内核的高可扩展性使其非常适合汽车(ADAS、AV、IVI)、5G 和无线网络、数据中心和存储以及高性能嵌入式应用等广泛市场和应用的计算密集型任务。

eVocore P8700 – 超标量性能:该多处理系统将深度管道与多问题乱序 (OOO) 执行和多线程相结合,可提供出色的计算吞吐量。它具有比其他 RISC-V CPU IP 产品中当前可用的单线程性能更高的性能,并且可以扩展到 64 个集群、512 个内核和 1,024 个 hart/线程。eVocore P8700 将于 2022 年第四季度上市。

eVocore i8500 – 一流的性能效率:这种有序多处理系统具有一流的能效,适用于 SoC 应用。每个 I8500 内核都结合了多线程和高效的三问题流水线,可提供出色的计算吞吐量。

关键词: 可扩展性 数据中心 首席执行官